當(dāng)提到PCBA上的電子電路時(shí),經(jīng)常使用的術(shù)語(yǔ)是雜散電容。PCB上的導(dǎo)體、無(wú)源器件的預(yù)制電路板、PCBA、有安裝元器件的板之間以及元器件封裝(尤其是IC)中的SMD組件套件之間可能存在雜散電容。雜散電容是電子電路和電路板固有的物理屬性之一。那么如何減少PCB雜散電容的影響呢?
如何減少PCB雜散電容的影響呢?
1、移除內(nèi)層接地層
PCB設(shè)計(jì)由于接地層會(huì)由于鄰近而增加與相鄰導(dǎo)體的電容,因此刪除內(nèi)層接地層以增加距離會(huì)有所幫助,這將使電容效應(yīng)最小化。這必須與最小化接地平面與信號(hào)平面相鄰時(shí)獲得的EMI的好處進(jìn)行權(quán)衡。
2、使用法拉第盾
法拉第屏蔽是放置在兩條跡線之間,PCB設(shè)計(jì)以最小化它們之間的電容效應(yīng)的接地跡線或平面,并且像其他屏蔽結(jié)構(gòu)一樣,它可以有效地減小雜散電容。
3、增加相鄰跡線之間的空間
另一種有效的緩解技術(shù)是PCB設(shè)計(jì)增加相鄰跡線之間的間距。隨著電容隨著距離的增加而減小,這是可以應(yīng)用的非常好的方法。
4、盡量減少使用過(guò)孔
通孔是使緊湊,復(fù)雜的PCB成為可能的關(guān)鍵要素。但是,過(guò)度使用可能會(huì)增加寄生電容問(wèn)題。例如雜散電容。通過(guò)PCB設(shè)計(jì)消除在沒(méi)有連接的層上的過(guò)孔周圍的環(huán)形環(huán)并程度地減少來(lái)自組件的過(guò)孔數(shù)量,可以減少這種PTH耦合。如BGA。